1747-L524
1747-L524
集成式同步解調器
ADA2200集成式同步解調器采用*的電荷共享技術來執行模擬域內的分立式時間信號處理。該器件的信號路徑由輸入緩沖器、FIR抽取濾波器(進行抗混疊濾波)、可編程IIR濾波器、相敏檢波器以及差分輸出緩沖器組成。其時鐘生成功能可將激勵信號與系統時鐘同步。通過SPI兼容接口可配置可編程特性。
圖5. ADA2200同步解調器
24位Σ-Δ型ADC AD7192生成的4.92 MHz時鐘用作主機時鐘。ADA2200生成濾波器和PSD時鐘所需的一切內部信號,此外還在RCLK引腳上生成激勵信號。該器件將主機時鐘進行1024 分頻,以便生成4.8 kHz信號,控制CMOS開關。CMOS開關將低噪聲3.3 V源轉換為LVDT的方波激勵信號。用于激勵源的3.3 V電源還用作ADC基準電壓源,因此電壓源中的一切漂移都不會降低測量精度。在滿量程位移處,LVDT輸出1.6 V峰峰值輸出電壓。
抗混疊濾波
LVDT輸出和ADA2200輸入之間的RC網絡為LVDT輸出信號提供低通濾波,同時產生使解調器輸出信號zui大所需的相對相移。如前所述,圖2b顯示了zui大PSD輸出發生在相對相移為0°或180°處。ADA2200具有90°相位控制,因而還可以使用±90°相對相位失調。
解調頻率奇數倍的信號能量將出現在輸出濾波器的通帶內。FIR抽取濾波器實現抗混疊濾波,能為這些頻率提供至少50 dB衰減。
如有需要,IIR濾波器可提供額外的濾波或增益。由于IIR濾波器在相敏檢波器前面,其相位響應將會影響PSD信號輸出帶寬。設計濾波器響應時,必須考慮這一點。
:歐工
:
:
:
:
IC693PWR330CA
IC693PWR330RR
IC693PWR331
IC693PWR331CA
IC693PWR331RR
IC693PWR332
IC693TCM302
IC693TCM303
IC693UAA003RR
IC693UAA007RR
IC693UAL006RR
IC693UDR001RR
IC693UDR002RR
IC693UDR005RR
IC693UDR010RR
IC693UEX011RR
IC694ACC003
IC694ACC300
IC694ACC310
140DRC83000
140ECH10500 140EHC20200 140NOE25100 140NOM21100 140NOM25200
140SHS94500 140XBP00400 140XBP00600 140XBP01000 140XBP01600
140XCP50000 140XCP51000 140XTS00200 140XTS10215 140ACI03000
140ACI04000 140DDM39000 140DDM69000 140DDO15310 140DDO35300
140DDO35301 140DDO35310 140DDO36400 140DDO84300 140DDO88500
140DII33000 140DIO33000 140DRA84000 140DRC83000 140DSI35300
140DVO85300 140EDK77100 140EHC10500 140EHC20200
IC694ALG220
IC694ALG220CA
IC694ALG221
IC694ALG221CA
IC694ALG222
IC694ALG222CA
IC694ALG223
IC694ALG223CA
IC694ALG390
IC694ALG391
IC694ALG391CA
IC694ALG392
IC694ALG392CA